电工基础知识_电工技术-电工最常见电路

当前位置: 电工基础主页 > 电工电子 >

上升沿下降沿低电平高电平怎么理解

时间:2019-11-28 10:16来源:未知 作者:admin 点击:
上升沿、下降沿、低电平、高电平是数电电路世界里常用的名称 在数字电路的世界里只有1和0,1我们可以理解为高,0我们可以理解为低,1转换为0的过程可以理解为下降,0转换为1的过

上升沿、下降沿、低电平、高电平是数电电路世界里常用的名称
在数字电路的世界里只有“1”和“0”,“1”我们可以理解为高,“0”我们可以理解为低,“1”转换为“0”的过程可以理解为下降,“0”转换为“1”的过程可以理解为上升
上升沿下降沿低电平高电平怎么理解
低电平、高电平
在数字电路中,通过控制晶体管的开和关来实现“1”和“0”的状态。比如在3V电压的数字电路中,一般低于0.5V的电压认为为低电平,高于2.5V的电压认为是高电平。我们在设计逻辑接口电路时需要注意电平的可靠性,千万不要产生临界值,以免数据通讯出错。
高、低电平的转换可以通过控制三极管通断来实现,DR输入为高电平时,三极管Q5导通,OUT为低电平;DR输入为低电平时,三极管Q5截止,OUT为高电平。
上升沿、下降沿
在数字逻辑电路中,我们把电平的变化过程称为沿,由低电平转变高电平的时候就会产上升沿,由高电平转变低电平的时候就会产下降沿。比如,原来电路输出信号是“0”,现在把输出信号改变为“1”,就会产生一个上升沿了;同理,原来电路输出信号是“1”,现在把输出信号改变为“0”,就会产生一个下降沿了。
在数据通讯接口中,往往是在上升沿或者下降沿的时候开始。所以,学会捕捉上升沿和下降沿信号是非常重要的。比如在IIC通讯中,主机需要先把时钟信号拉低,发起开始信号。

(责任编辑:admin)
------分隔线----------------------------
栏目列表
推荐内容