电工基础

电工基础知识_电工技术-电工最常见电路

mos管与cmos逻辑门电路图(2)

时间:2017-10-10 20:27来源:未知 作者:y930712 点击:
②、A输入高电平,B输入低电平时,1、4管导通,2、3管截止,C端输出低电平。 ③、A输入低电平,B输入高电平时,情况与②类似,亦输出低电平。 ④、
(责任编辑:admin)

②、A输入高电平,B输入低电平时,1、4管导通,2、3管截止,C端输出低电平。
③、A输入低电平,B输入高电平时,情况与②类似,亦输出低电平。
④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。
注:将上述“与非”门、“或非”门逻辑符号的输出端的小圆圈去掉,就成了“与”门、“或”门的逻辑符号。而实现“与”、“或”功能的电路图则必须在输出端加上一个反向器,即加上一对CMOS管,因此,“与”门实际上比“与非”门复杂,延迟时间也长些,这一点在电路设计中要注意。
6、三态门

三态门的工作原理:
当控制端C为“1”时,N型管3导通,同时,C端电平通过反向器后成为低电平,使P型管4导通,输入端A的电平状况可以通过3、4管到达输出端B。
当控制端C为“0”时,3、4管都截止,输入端A的电平状况无法到达输出端B,输出端B呈现高电阻的状态,称为“高阻态”。
这个器件也称作“带控制端的传输门”。带有一定驱动能力的三态门也称作“缓冲器”,逻辑符号是一样的。
注:从CMOS等效电路或者真值表、逻辑表达式上都可以看出,把“0”和“1”换个位置,“与非”门就变成了“或非”门。对于“1”有效的信号是“与非”关系,对于“0”有效的信号是“或非”关系。
上述图中画的逻辑器件符号均是正逻辑下的输入、输出关系,即对“1”(高电平)有效而言。而单片机中的多数控制信号是按照负有效(低电平有效)定义的。例如片选信号CS(Chip Select),指该信号为“0”时具有字符标明的意义,即该信号为“0”表示该芯片被选中。因此,“或非”门的逻辑符号也可以画成下图。

7、组合逻辑电路
“与非”门、“或非”门等逻辑电路的不同组合可以得到各种组合逻辑电路,如译码器、解码器、多路开关等。
组合逻辑电路的实现可以使用现成的集成电路,也可以使用可编程逻辑器件,如PAL、GAL等实现。

织梦二维码生成器
------分隔线----------------------------
栏目列表
推荐内容